PCI-SIG稍早公布PCIe 7.0 0.5版修訂版本,並且向所有PCI-SIG會員公開使用,更預計可在2025年順利公布1.0正式版本規範,讓更多業者能依照規範設計PCIe 7.0應用產品。
PCIe 7.0 0.5版主要延續去年6月公布的PCIe 7.0 0.3版修訂規範,包含對應128GT/s資料速率、以x16組態達成512GB/s雙向傳輸速率,以及支援PAM4傳輸訊號、改善電力使用效率,同時也能向下相容舊版PCIe規格 。
此次修訂版本則是讓PCIe能進一步對應800G乙太網路 傳輸規格,並且能應用在超算規模電腦 、量子運算、雲端 協同運算,以及包含人工智慧 、機器學習等需要更高資料傳輸速率設計需求。
目前PCIe傳輸頻寬幾乎以每三年成長一倍情況成長,例如在PCIe 5.0時可達32 GT/s原始位元傳輸速率,透過x16組態可達128 GB/s雙向位元傳輸速率,而PCIe 6.0時可達64 GT/s位元傳輸速率,藉由x16組態則可達256 GB/s雙向位元傳輸速率,預期在PCIe 7.0可增加至128 GT/s位元傳輸速率,在x16組態可達512 GB/s雙向位元傳輸速率。
《原文刊登於合作媒體mashdigi,聯合新聞網獲授權轉載。》