先前說明將用於Intel 20A (埃米)製程的RibbonFET電晶體技術與PowerVia供電設計,Intel稍早說明在類產品測試晶片 實作中,PowerVia供電設計實現超過90%的單元利用率。
PowerVia供電設計是將電源迴路移到晶圓背面,藉此解決晶片面積持續微縮情況下的電路連接瓶頸,而此次測試更實現超過90%的單元利用率,讓晶片設計人員能夠在產品中提升效能和效率。
而此次測試更利用EUV (極紫外光)微影設計規則,並且在晶片面積上達成超過90%的標準單元利用率,藉此提高單元密度,同時也降低成本。同時,此測試更凸顯平台電壓下降幅度超過30%,以及6%的頻率優勢。
另外,Intel也將針對邏輯單元微縮伴隨的高功率密度,在PowerVia測試晶片達成所需散熱效果。
Intel預計在2024年將PowerVia與RibbonFET環繞式閘極 (gate-all-around)技術用於晶片產品,分別用於Intel 20A和Intel 18A製程技術。
《原文刊登於合作媒體mashdigi,聯合新聞網獲授權轉載。》
📌 數位新聞搶鮮看!
訂閱《科技玩家》YouTube頻道!
💡 追新聞》》在Google News按下追蹤,科技玩家好文不漏接!
📢 POCO F8 Ultra開箱!驚豔Bose低音砲 實測鏡頭拍峇里島日出、捕捉厭世猴群
📢 LINE吃200GB空間!刪1群組「全當機」靠它救回 他曝安心刪除方法
📢 iPhone用戶小心!他「打FaceTime」慘交5700元電話費 改1設定防中招
📢 iPhone 18系列「史上最難選」!打破賈伯斯策略 選機方式大變動
📢 DJI Neo 2開箱!實測新手操作 空拍日出、環繞、跟拍1秒上手
📢 懶人包/LINE帳號換機方法一文看懂!開始前檢查3件事、1錯誤害資料救不回
