先前說明將用於Intel 20A (埃米)製程的RibbonFET電晶體技術與PowerVia供電設計,Intel稍早說明在類產品測試晶片 實作中,PowerVia供電設計實現超過90%的單元利用率。
PowerVia供電設計是將電源迴路移到晶圓背面,藉此解決晶片面積持續微縮情況下的電路連接瓶頸,而此次測試更實現超過90%的單元利用率,讓晶片設計人員能夠在產品中提升效能和效率。
而此次測試更利用EUV (極紫外光)微影設計規則,並且在晶片面積上達成超過90%的標準單元利用率,藉此提高單元密度,同時也降低成本。同時,此測試更凸顯平台電壓下降幅度超過30%,以及6%的頻率優勢。
另外,Intel也將針對邏輯單元微縮伴隨的高功率密度,在PowerVia測試晶片達成所需散熱效果。
Intel預計在2024年將PowerVia與RibbonFET環繞式閘極 (gate-all-around)技術用於晶片產品,分別用於Intel 20A和Intel 18A製程技術。
《原文刊登於合作媒體mashdigi,聯合新聞網獲授權轉載。》
📌 數位新聞這裡看!
訂閱《科技玩家》YouTube頻道!
💡 追新聞》》在Google News按下追蹤,科技玩家好文不漏接!
📢 嚇慘!LINE相簿驚見「陌生人大眼鬼影照」 官方認了曝3步驟解決
📢 LINE免費貼圖7款來了!可愛動物亂鬥 馬來貘、小薩、狗幾、喔熊慶耶誕
📢 LINE內建表情貼不見了?官方大改版網嚇「變好色又變醜」 1方法恢復舊版本
📢 【開箱】ROG Phone 9 Pro Edition!LED炫砲又低調「I人不害羞」
📢 出門玩不怕迷路!教你用Google Maps看「實景」找路 每次用每次成功
📢 CASETiFY胡子碰碰手機殼2款可愛開箱!台式早餐圖案聞香 磁吸卡套支架極速感應